本文介紹對於高速寬頻寬訊號鏈進行雜訊性能理論分析的各個步驟。盡管選擇了一個特定訊號鏈,但這些步驟適用於所有類型的訊號鏈。主要分為五個步驟:提出假設,繪制訊號鏈的簡化原理圖,計算每個訊號鏈模組的等效雜訊頻寬,計算各個模組在訊號鏈輸出端的雜訊貢獻,最後將所有雜訊相加。分析顯示了如何使用簡單的數學計算來描述所有雜訊的貢獻。了解每個模組對總雜訊的貢獻,讓設計人員能夠適當地修改設計(例如元組件的選擇),以優(yōu)化其雜訊性能。
簡介
設計測量訊號鏈時,重要的是透過雜訊分析來確定訊號鏈解決方案是否具有足夠低的雜訊,從而可以輕松存取極小的目標訊號。細致的雜訊分析可以節(jié)省生產過程中的時間和金錢。本文將概述進行訊號鏈雜訊分析所需的主要步驟。并使用ADI精密寬頻寬技術網頁上的功耗優(yōu)化型電流和電壓測量訊號鏈作為例子。
...
...
另一名雇主 |
限られたニュース |
文章閱讀限制 |
出版品優(yōu)惠 |
一般訪客 |
10/ごとに 30 日間 |
読み取れません |
付費下載 |
注冊會員 |
無限制 |
10/ごとに 30 日間 |
付費下載 |
VIP會員 |
無限制 |
20/ごとに 30 日間 |
付費下載 |
金卡會員 |
無限制 |
無限制 |
特別割引 |